版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本文主要研究了MUSIC算法在一個(gè)四陣元的均勻線陣的測(cè)向系統(tǒng)上的FPGA實(shí)現(xiàn)問題: (1)本文針對(duì)現(xiàn)有基于FPGA實(shí)現(xiàn)特征值分解(EVD)的算法的不足,提出更適合FPGA實(shí)現(xiàn)特征值分解的MC-Jacobi算法。MC-Jacobi算法增加了特征值分解的并行性,因此特征值分解的時(shí)間只有原算法的1/3。 (2)本文給出基于MC-Jacobi算法的EVD模塊框圖,采用VHDL語言進(jìn)行RTL級(jí)描述,并進(jìn)行功能仿真和時(shí)序仿真;在建立
2、FPGA硬件測(cè)試模型后,在開發(fā)板上進(jìn)行硬件測(cè)試。 (3)本文給出MUSIC算法中協(xié)方差模塊和譜峰搜索模塊的FPGA解決方案,給出了硬件實(shí)現(xiàn)框圖,用VHDL進(jìn)行RTL級(jí)描述,進(jìn)行了軟件仿真、硬件測(cè)試。 (4)本文對(duì)MUSIC算法的各模塊進(jìn)行了互連調(diào)試工作。 當(dāng)采用了Altera公司Cyclone系列的FPGA實(shí)現(xiàn)MUSIC算法時(shí),單次運(yùn)算時(shí)間在20us以內(nèi)。與基于PDSP設(shè)計(jì)的MUSIC專用處理器相比,時(shí)間減少2個(gè)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于信號(hào)子空間的語音增強(qiáng)算法研究與實(shí)現(xiàn).pdf
- 空間信號(hào)子系統(tǒng)數(shù)據(jù)管理軟件的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 空間信號(hào)子系統(tǒng)數(shù)據(jù)管理軟件的設(shè)計(jì)與實(shí)現(xiàn)
- 基于最優(yōu)信號(hào)子空間的自適應(yīng)OTDM系統(tǒng)的研究.pdf
- 基于FPGA的子空間分解方位估計(jì)算法的實(shí)現(xiàn)研究.pdf
- 高可懂度的信號(hào)子空間語音增強(qiáng)算法.pdf
- 基于FPGA的稀疏矩陣分解實(shí)現(xiàn).pdf
- 基于FPGA的空間探測(cè)雷達(dá)信號(hào)模擬器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 信號(hào)子空間的維數(shù)估計(jì)及信道盲可辨識(shí)性研究.pdf
- 基于信號(hào)子空間的CDMA盲多用戶檢測(cè)技術(shù)研究.pdf
- 利用小波聽覺分頻處理與訊號(hào)子空間分解於車內(nèi)噪音消除
- 壓縮傳感信號(hào)重建的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的LFMCW雷達(dá)信號(hào)處理實(shí)現(xiàn).pdf
- 信號(hào)稀疏分解在空間譜估計(jì)中的應(yīng)用.pdf
- 基于空間分解與決策融合的神經(jīng)信號(hào)識(shí)別.pdf
- GPS信號(hào)C-A碼跟蹤的FPGA實(shí)現(xiàn).pdf
- 雷達(dá)信號(hào)數(shù)字偵察接收的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的DDS信號(hào)發(fā)生器的實(shí)現(xiàn).pdf
- 用FPGA技術(shù)實(shí)現(xiàn)混沌信號(hào)通信平臺(tái)的設(shè)計(jì).pdf
- 基于FPGA的雷達(dá)信號(hào)處理設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論