2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩60頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、基于計(jì)算機(jī)的分布式計(jì)算在雷達(dá)系統(tǒng)的信號處理中已有較好的應(yīng)用,它工作穩(wěn)定、可靠,可以低成本、快速有效地構(gòu)成雷達(dá)信號處理系統(tǒng),特別適用于雷達(dá)系統(tǒng)的預(yù)研階段。而在良好初步試驗(yàn)結(jié)果的基礎(chǔ)上,要進(jìn)一步實(shí)現(xiàn)雷達(dá)的實(shí)時(shí)處理和航跡顯示,就需要開發(fā)計(jì)算機(jī)的加速卡來提高程序的運(yùn)行速度。本論文結(jié)合DSP在雷達(dá)信號處理中的廣泛應(yīng)用,給出計(jì)算機(jī)是多DSP系統(tǒng)加通卡的解決方案,主要做了以下工作: 1、介紹分布式計(jì)算技術(shù)在雷達(dá)信號處理中的應(yīng)用,分析PC分布式

2、計(jì)算和多DSP處理卡在某雷達(dá)實(shí)時(shí)信號處理中的性能比較,闡明多DSP處理卡在本雷達(dá)信號處理系統(tǒng)中的實(shí)際意義。 2、討論本信號處理卡的工作模式。根據(jù)系統(tǒng)功能實(shí)現(xiàn)硬件設(shè)計(jì),包括電源模塊、實(shí)時(shí)總線,橋接芯片、信心處理、可編程邏輯器件、存儲器和通信接口等信號處理系統(tǒng)組成摸塊。結(jié)合實(shí)際工程討論DSP電路板設(shè)計(jì)注意點(diǎn)。 2、分析多處理器系統(tǒng)的結(jié)構(gòu),從硬件方面的總線仲裁和軟件方面的鏈接描述文件闡述多處理器系統(tǒng)調(diào)試的關(guān)鍵技術(shù)。系境內(nèi)四片A

3、DSP21161采用共享總線結(jié)構(gòu),外加大容量的SORAM用作擴(kuò)展存儲,同步FIFO即作為系統(tǒng)輸入數(shù)據(jù)緩沖,異步DPRAM作為高速數(shù)據(jù)交換接口,DSP片間通過鏈路口實(shí)現(xiàn)的點(diǎn)對點(diǎn)通信,構(gòu)建數(shù)據(jù)流式多DSP處理形態(tài),具有PCI和FPOP接口可與系統(tǒng)外的設(shè)備進(jìn)行通們。 4、實(shí)現(xiàn)本信號處理卡的聯(lián)調(diào):1k數(shù)據(jù)FFT聯(lián)調(diào)、15k數(shù)據(jù)FFT聯(lián)調(diào)和大批量數(shù)據(jù)傳輸聯(lián)調(diào)。詳細(xì)闡述頂層的VC應(yīng)用程序和底層的DSP匯編程序設(shè)計(jì)調(diào)試流程。在WATLAB仿真

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論