2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩66頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、本論文詳細(xì)介紹了用于教學(xué)的PCI實(shí)驗(yàn)卡的設(shè)計(jì)與開(kāi)發(fā)過(guò)程。在本設(shè)計(jì)中,采用PLX公司的PLX9054作為PCI總線接口芯片,F(xiàn)PGA芯片采用的是Altera公司生產(chǎn)的Cyclone系列EP1C60240C8芯片,用此芯片來(lái)實(shí)現(xiàn)對(duì)PLX9054 Local端的接口控制邏輯以及UART等模塊。 本文先對(duì)PCI總線的基本結(jié)構(gòu)和規(guī)范協(xié)議做了介紹,再對(duì)PLX9054和FPGA芯片 EP1C60240C8進(jìn)行了詳細(xì)介紹。最后從硬件和軟件方面詳

2、細(xì)敘述了設(shè)計(jì)PCI實(shí)驗(yàn)卡的過(guò)程。 硬件設(shè)計(jì)方面,主要是完成硬件電路的設(shè)計(jì)。本文完成的內(nèi)容有: 1、利用PLX9054實(shí)現(xiàn)PCI總線接口的硬件電路; 2、完成PLX9054和FPGA的連接電路; 3、完成FPGA的硬件電路; 4、完成UART電路。 軟件設(shè)計(jì)方面,本文完成的內(nèi)容有: 1、利用VHDL語(yǔ)言編寫(xiě)PLX9054 Local端的接口控制邏輯; 2、利用VHDL語(yǔ)言編寫(xiě)

3、UART模塊; 3、利用WinDriver編寫(xiě)硬件驅(qū)動(dòng)程序; 4、利用VC6.0編寫(xiě)應(yīng)用程序。 最后,本文利用UART模塊驗(yàn)證了PCI實(shí)驗(yàn)卡基本傳輸?shù)恼_性,在PCI端發(fā)送數(shù)據(jù)的時(shí)候,數(shù)據(jù)通過(guò)PCI實(shí)驗(yàn)卡上的UART發(fā)送到PC機(jī)的RS232接口,在PC端利用串口調(diào)試工具檢查數(shù)據(jù)是否正確;在PCI端接收數(shù)據(jù)的時(shí)候,從PC機(jī)的RS232接口發(fā)送數(shù)據(jù)發(fā)到PCI實(shí)驗(yàn)卡的UART上,再在PCI端進(jìn)行接收,以此來(lái)達(dá)到檢驗(yàn)的目

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論