2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩70頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著車載數(shù)據(jù)通信技術(shù)的發(fā)展,以絞線式列車總線(WTB)和多功能車輛總線(MVB)為主要組成的列車通信網(wǎng)絡(luò)(TCN)專用標(biāo)準(zhǔn),近年來已作為車載數(shù)據(jù)通信的國際標(biāo)準(zhǔn),被廣泛應(yīng)用于互操作性和控制實(shí)時性要求較高的動車組以及地鐵列車等軌道交通領(lǐng)域[1]。在TCN網(wǎng)絡(luò)中,具有總線管理功能的MVB四類設(shè)備網(wǎng)絡(luò)接口在MVB網(wǎng)絡(luò)中發(fā)揮著關(guān)鍵作用。然而,國外對列車通信網(wǎng)絡(luò)核心技術(shù)的壟斷導(dǎo)致MVB在國內(nèi)的推廣和應(yīng)用遭到很大的阻力,研究和開發(fā)具有自主知識產(chǎn)權(quán)的M

2、VB四類設(shè)備網(wǎng)絡(luò)接口產(chǎn)品成為我國車載數(shù)據(jù)通信網(wǎng)絡(luò)的迫切需要。
   本文在深入分析MVB協(xié)議和MVB四類設(shè)備網(wǎng)絡(luò)接口的結(jié)構(gòu)和功能的基礎(chǔ)上,采用FPGA作為硬件載體、VerilogHDL語言和C語言作為開發(fā)語言,基于SOPC技術(shù)對MVB總線管理器進(jìn)行了研究和開發(fā)。本文所設(shè)計的總線管理器分為硬件和軟件兩部分,系統(tǒng)硬件又被劃分為三個功能模塊:主控模塊、編碼模塊和解碼模塊。
   本文首先采用VerilogHDL硬件描述語言完成

3、了編碼模塊、解碼模塊、編碼接口模塊以及解碼接口模塊的設(shè)計,用于實(shí)現(xiàn)MVB有效幀的生成、發(fā)送、接收、檢測、譯碼、校驗(yàn)及存儲等功能,并對編碼和解碼模塊進(jìn)行了仿真,得到了正確的仿真結(jié)果;然后使用SOPCBuilder工具構(gòu)建了一個包含NiosⅡCPU、定時器、FLASH、編碼接口模塊以及解碼接口模塊等組件的NiosⅡ處理器系統(tǒng),將其作為主控模塊與編解碼模塊在頂層原理圖中進(jìn)行連接,完成了系統(tǒng)硬件的設(shè)計;其次,以NiosⅡIDE作為軟件開發(fā)平臺,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論