2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩60頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、在雷達系統(tǒng)中,需要將大量實時數(shù)據(jù)采集存儲,然后進行后期的數(shù)據(jù)分析處理,算法驗證等,這就需要高性能的數(shù)據(jù)采集系統(tǒng)。本論文基于5陣元無源雷達,設(shè)計了一個多通道數(shù)據(jù)采集存儲系統(tǒng)并實現(xiàn)了多通道數(shù)據(jù)的通道校正。
   多通道數(shù)據(jù)采集存儲系統(tǒng)由信號采集板和信號存儲板構(gòu)成,信號采集板使用高精度ADC將模擬信號轉(zhuǎn)換為數(shù)字信號,數(shù)字信號由光纖發(fā)送至信號存儲板;信號存儲板通過光纖接收數(shù)據(jù),用DDR2 SDRAM存儲器進行數(shù)據(jù)暫存,再經(jīng)過PCI接口將

2、數(shù)據(jù)傳送至計算機內(nèi)存,從而完成數(shù)據(jù)采集存儲功能;最后,對采集的數(shù)據(jù)進行通道幅相一致性校正。
   本文首先對系統(tǒng)方案進行了論證,并討論了系統(tǒng)關(guān)鍵性技術(shù);然后給出了系統(tǒng)詳細硬件設(shè)計,包括FPGA及其外圍器件設(shè)計,時鐘配置以及電源分配等;接著重點論述了系統(tǒng)程序設(shè)計,從信號采集板程序設(shè)計、信號存儲板程序設(shè)計以及應(yīng)用程序設(shè)計三個部分進行了分析,主要給出了硬件程序設(shè)計中數(shù)據(jù)位寬和時鐘速率不匹配的解決方案以及PCI驅(qū)動和應(yīng)用界面程序設(shè)計方法

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論