2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩70頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著通信技術以及數(shù)字信號處理技術的飛速發(fā)展,作為模擬信號與數(shù)字信號界面的模數(shù)轉換器(ADCs)得到越來越廣泛的應用。根據(jù)通信系統(tǒng)應用的特點,在眾多的模數(shù)轉換器結構中,流水線型 ADCs最適合應用于通信系統(tǒng)設備中。因為流水線型ADCs在分辨率和速度之間有著非常良好的折中,同時其功耗也相對較低,非常適合便攜式通信系統(tǒng)設備。
  本文擬設計出用于14位精度、100MHz采樣率的流水線型ADC的單元電路——子ADC,同時擬提出用于移除前兩

2、級DACs的靜態(tài)噪聲的數(shù)字后臺校正算法。本論文的主要內容為:
  第一,分析流水線型ADCs的基本工作原理,根據(jù)系統(tǒng)性能指標確定前四級采用3.5位的子ADC,最后一級采用2位的子ADC,并確定各級的性能指標,為具體的子ADC設計指明方向。
  第二,將子ADC的設計分為兩個部分即比較器陣列的設計和高速數(shù)字編碼電路的設計。根據(jù)預放大鎖存快速比較理論,確定采用預放大鎖存比較器來滿足子ADC的精度和速度。通過增加鐘控電流源來解決高

3、精度帶來的高功耗問題;通過在前置放大器和鎖存器之間增加一級隔離級來減弱回歸噪聲對參考電平的影響。在設計高速數(shù)字編碼電路時,根據(jù)比較器陣列輸出碼的特點,用可編程邏輯陣列結構(PLA)代替?zhèn)鹘y(tǒng)的數(shù)字門級電路,這樣能顯著提高編碼電路的速度。基于標準CMOS工藝對子ADC系統(tǒng)進行仿真,結果顯示本文所設計的子ADC完全符合系統(tǒng)的要求。
  第三,基于Matlab對流水線型ADCs進行仿真,結果顯示前兩級DACs中由于電容失配引起的靜態(tài)噪聲對

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論