已閱讀1頁,還剩59頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、在數(shù)字信號處理的應用中,采用像DSP或ASIC等傳統(tǒng)處理器已不能滿足用戶同時在靈活性和高效性方面的要求。專用指令集處理器(ASIP,ApplicationSpecific Instruction set Processor),既有ASIC的高速性,又包含DSP可編程的特點,它的這一優(yōu)點在許多領域已得到證明。ASIP的成功設計,主要包括硬件功能的設計和軟件功能的設計。本文所做的工作,就是軟件功能的設計,即給ASIP提供高效的匯編器。主要包
2、括以下兩個方面的工作:
第一,針對項目“參數(shù)可配置RISC結構ASIP平臺設計”,完成了其匯編器的設計,具體包括用戶界面的設計和匯編功能設計,該匯編器能根據(jù)用戶對ASIP不同參數(shù)的選擇,生成結構不同的機器碼文件,且其同時具有報錯和反匯編功能。。
第二,針對項目“VLIW結構的ASIP設計”,完成了匯編器的設計,通過指令的動態(tài)調(diào)度和寄存器重命名,較好的提高了指令級的并行性。該匯編器同樣具有報錯功能和反匯編功能。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- asm05匯編器設計和實現(xiàn)
- ASM05匯編器的設計與實現(xiàn).pdf
- 嵌入式交叉匯編器的設計與優(yōu)化.pdf
- 基于GCC的DSP芯片匯編器的研究與開發(fā).pdf
- SRP嵌入式系統(tǒng)匯編器、鏈接器的設計與實現(xiàn).pdf
- 基于GNU Binutils的匯編器與連接器的研究與開發(fā).pdf
- 基于SRP處理器的32位匯編器和鏈接器的設計與實現(xiàn).pdf
- 嵌入式系統(tǒng)交叉匯編器和鏈接器的移植.pdf
- 基于RISC結構的ASIP設計.pdf
- 嵌入式系統(tǒng)匯編器和鏈接器的研究與實現(xiàn).pdf
- ZLG51單片機宏匯編器的設計與實現(xiàn).pdf
- 基于八位處理器的匯編器鏈接器的研究與設計.pdf
- 基于GNU Binutils的嵌入式系統(tǒng)交叉匯編器和交叉連接器的移植.pdf
- 基于RISC結構的微控制器IP核設計.pdf
- RISC-DSP處理器的結構、微結構設計研究.pdf
- 基于RISC結構MCU的設計.pdf
- 基于RISC體系結構的處理器設計與RTL級實現(xiàn).pdf
- 基于fpga risc 結構8位微處理器的設計與仿真
- 高代碼密度RISC結構微控器的設計及實現(xiàn).pdf
- 基于32位RISC體系結構的微處理器設計與研究.pdf
評論
0/150
提交評論