版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領
文檔簡介
1、近年來,隨著無線通信技術(shù)的迅猛發(fā)展,無線終端的小型化、低功耗、低成本、高性能已成為發(fā)展趨勢,為此單片集成收發(fā)器已成為國際上研發(fā)熱點,其中對關(guān)鍵技術(shù)——射頻集成電路(RFICs)的研究令人矚目。隨著深亞微米CMOS工藝的成熟,在RF頻段使用低成本的CMOS工藝替代以往的GaAs、Bipolar工藝實現(xiàn)收發(fā)器射頻前端已成為當今熱點。本文著重對無線接收前端電路中的射頻接收模塊進行了深入的研究,并采用TSMC0.25μm工藝設計實現(xiàn)了2.4GH
2、z頻段的低噪聲放大器、混頻器和收發(fā)開關(guān)。 本文通過對各種無線接收機結(jié)構(gòu)的比較,給出了適合無線通信應用的低中頻鏡像抑制結(jié)構(gòu)接收機。簡要介紹了射頻集成電路中的無源器件:電阻、電容和電感。隨后針對無線通信應用的2.4GHz低噪聲放大器、混頻器和收發(fā)開關(guān)進行了詳細的探討,重點進行噪聲和線性度等的分析,設計了源極電感負反饋共源共柵結(jié)構(gòu)的低噪放、基于Gilbert單元的改進型雙平衡混頻器以及端口復用對稱式串并結(jié)構(gòu)開關(guān),并給出了詳細的設計流程
3、。采用Cadence公司的AnalogArtist和SpectreRF完成上述電路設計與仿真,采用Virtuoso完成電路版圖設計,并通過了DraculaDRC和LVS驗證。 在2.4GHz頻段仿真結(jié)果如下:低噪聲放大器增益11.7473dB,噪聲系數(shù)3.3dB,三階輸入截止點(ⅡP3)為-2.145dBm;改進的Gilbert雙平衡混頻器的轉(zhuǎn)換電壓增益為11.0948dB,噪聲系數(shù)為8.836dB,三階輸入截止點為-3.724
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- CMOS RFIC襯底噪聲分析及其對VCO性能的影響.pdf
- 無線接收機用CMOS低噪聲放大器的研究.pdf
- 無線模塊的應用設計.pdf
- K-波段接收機前端電路模塊之CMOS設計.pdf
- 無線接收機CMOS可變增益放大器的設計.pdf
- 130nm CMOS無線發(fā)射機基本模塊的研究與設計.pdf
- 基于諧振式無線電能傳輸接收模塊的設計.pdf
- 無線接收機系統(tǒng)結(jié)構(gòu)研究及深亞微米RF CMOS探討.pdf
- 深亞微米級CMOS數(shù)字廣播無線接收前端中頻率綜合器的研究.pdf
- 基于軟件無線電數(shù)字接收機中頻模塊的研究.pdf
- 軟件無線電數(shù)字接收系統(tǒng)模塊的設計與實現(xiàn).pdf
- CMOS射頻接收前端的設計與研究.pdf
- 無線輪胎壓力監(jiān)測系統(tǒng)中央接收模塊的軟件設計.pdf
- 5GHz WLAN應用的CMOS射頻接收機前端的研究.pdf
- 無線激光通信信號接收與處理模塊的研究與實現(xiàn).pdf
- 軟件無線電接收機中信道化模塊的研究.pdf
- 軟件無線電系統(tǒng)數(shù)字中頻接收模塊的設計與實現(xiàn).pdf
- 315MHz CMOS無線接收芯片射頻前端電路的設計與版圖實現(xiàn).pdf
- 無線遠程通信車載終端模塊的研究與應用.pdf
- 無線通信中低噪聲低功耗CMOS射頻接收芯片設計.pdf
評論
0/150
提交評論