基于EDA技術(shù)的FPGA應(yīng)用研究.pdf_第1頁
已閱讀1頁,還剩67頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、伴隨著集成電路(IC)技術(shù)的發(fā)展,電子設(shè)計自動化(EDA)逐漸成為重要的設(shè)計手段,己經(jīng)廣泛應(yīng)用于模擬與數(shù)子電路系統(tǒng)等許多領(lǐng)域。電子設(shè)計自動化是一種實現(xiàn)電子系統(tǒng)或電子產(chǎn)品自動化設(shè)計的技術(shù),它與電子技術(shù)、微電子技術(shù)的發(fā)展密切相關(guān),它吸收了計算機(jī)科學(xué)領(lǐng)域的大多數(shù)最新研究成果,以高性能的計算機(jī)作為工作平臺,促進(jìn)了工程發(fā)展。EDA技術(shù)的發(fā)展始于70年代,至今經(jīng)歷了CAD(計算機(jī)輔助設(shè)計)、CAE(計算機(jī)輔助工程)和EDA(電子設(shè)計自動化)三個階段

2、。使用EDA技術(shù)設(shè)計的結(jié)果既可以用FPGA/CPLD來實施驗證,也可以直接做成專用集成電路(ASIC)。EDA的一個重要特征就是使用硬件描述語言(HDL)來完成的設(shè)計文件,在電子設(shè)計領(lǐng)域受到了廣泛的接受。 本文首先介紹了EDA技術(shù)的發(fā)展概況,F(xiàn)PGA/CPLD的結(jié)構(gòu)和工作原理,F(xiàn)PGA/CPLD開發(fā)的流程、優(yōu)缺點,常用的EDA開發(fā)工具,VerilogHDL語言的歷史、開發(fā)步驟及其優(yōu)點,以及芯片的幾種配置方式;然后通過交通燈控制器

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論