12bit流水線模數(shù)轉(zhuǎn)換器的設(shè)計與功耗優(yōu)化.pdf_第1頁
已閱讀1頁,還剩71頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、眾所周知,在無線語音和數(shù)字通信應(yīng)用領(lǐng)域,SoC(片上系統(tǒng))的設(shè)計主流是混合信號型的,需要將混合信號模塊和基帶處理器整合在一起,在單芯片中包含數(shù)字基帶等數(shù)字電路,也包含射頻以及鎖相環(huán)等模擬電路部分。目前模擬技術(shù)與數(shù)字技術(shù)還很難集成到一起,而且又保證兩者的性能最優(yōu)化,與其顧此失彼,還不如各自盡善盡美。所以需要一個接口來作為模數(shù)電路的橋梁,因此高速,高分辨率,低功耗的模數(shù)轉(zhuǎn)換器(ADC)作為SoC硬件系統(tǒng)中模擬和數(shù)字的接口就顯得十分重要了。

2、 本文對ADC的行為特性以及電路結(jié)構(gòu)進(jìn)行了分析,重點(diǎn)研究高速高精度低功耗的流水線ADC,對ADC中的各級電路的設(shè)計仔細(xì)研究設(shè)計,盡量做到低功耗高性能,找到性能和功耗的平衡點(diǎn),為了實現(xiàn)低功耗分別在各級分辨率、電容逐級縮減和核心電路指標(biāo)優(yōu)化等方面仔細(xì)地權(quán)衡,最終達(dá)到希望的結(jié)果。 在TSMC0.18-μm CMOS工藝下,設(shè)計了一個12位,取樣速率50MHz的流水線ADC,引入改進(jìn)的運(yùn)算放大器,取樣保持放大器和比較器。測試結(jié)果表

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論