CMOS射頻集成單元電路設(shè)計.pdf_第1頁
已閱讀1頁,還剩54頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、近幾年來,第三代移動通信、全球衛(wèi)星定位系統(tǒng)(GPS)、無線局域網(wǎng)(WLAN)和藍(lán)牙(blue tooth)等技術(shù)迅速發(fā)展,大大促進(jìn)了對低成本、低功耗、高容量CMOS射頻集成電路的需求.基于我國自主研發(fā)的第一代衛(wèi)星導(dǎo)航定位系統(tǒng)"北斗一號"地面接收機,本文研究了L波段射頻前端單元電路低噪聲放大器(LNA)、單刀雙擲開關(guān)(SPDT Switch)和無源混頻器(Passive Mixer),并在此基礎(chǔ)上采用TSMC 0.25μm CMOS工藝完

2、成了流片和測試工作,為以后實現(xiàn)前端接收芯片的全集成做好技術(shù)儲備.本論文分為以下幾個部分:第一章先介紹了CMOS射頻集成電路的發(fā)展背景及其國內(nèi)外動態(tài).第二、三、四章分別論述低噪聲放大器、單刀雙擲開關(guān)和無源混頻器的基本設(shè)計原理和具體設(shè)計過程,其中包括版圖的優(yōu)化設(shè)計.測試結(jié)果表明低噪聲放大器工作在1GHz時,噪聲系數(shù)為1.6dB,增益為10dB;單刀雙擲開關(guān)工作在1GHz時,插入損耗約為1.5dB,隔離度為55dB,性能基本滿足指標(biāo).最后第五

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論