基于FPGA的快速頻率引導技術(shù).pdf_第1頁
已閱讀1頁,還剩64頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著半導體技術(shù)的不斷發(fā)展,尤其是可編程器件——FPGA的發(fā)展,它具備了越來越快的速度、集成了更多的門電路、擁有了更加豐富的接口與功能,從而它的應(yīng)用越加廣泛。本文正是通過以FPGA器件實現(xiàn)了基于多路移相多周期同步計數(shù)法高精度瞬時測頻與頻率引導時序設(shè)計實現(xiàn)。
  本文主要進行了兩方面技術(shù)研究及其FPGA實現(xiàn)。一方面本文深入具體的分析了當前主要的瞬時測頻方法、工程實現(xiàn)方法、成本與精度分析等,最終本文設(shè)計選擇了適合技術(shù)所需的高速高精度測頻

2、方法。另一方面本文設(shè)計采用了以計數(shù)器為核心構(gòu)建的頻率引導時序設(shè)計,該時序設(shè)計大大簡化了傳統(tǒng)的ROM+ASIC頻率引導技術(shù)方案,提高了設(shè)計效率,降低了設(shè)計成本。本設(shè)計驗證了完全可以使用FPGA實現(xiàn)數(shù)字瞬時測頻與快速頻率引導技術(shù)的單片化,這樣不僅相對傳統(tǒng)方法減小了占用面積,更大大降低了設(shè)計成本。本設(shè)計并沒有簡單的停留在理論或仿真層面,而是通過具體的軟件編程以及電路實現(xiàn)、實物調(diào)試和數(shù)據(jù)分析等工作,完成了評估電路的具體調(diào)試及其總結(jié)分析。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論