版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、通信領(lǐng)域中,移動(dòng)通信技術(shù)是最具發(fā)展前途的通信方式。隨著用戶對(duì)數(shù)據(jù)傳輸業(yè)務(wù)提出更高的要求,在下一代移動(dòng)通信系統(tǒng)中,在保證信道傳輸?shù)目煽啃院涂旖菪苑矫?有很多編碼技術(shù)有待研究。LDPC(低密度奇偶校驗(yàn)碼)作為一種高性能、低復(fù)雜度的實(shí)用好碼,正受到越來(lái)越多人的關(guān)注,并逐漸成為編碼界的研究熱點(diǎn)。
本文首先分析了對(duì)數(shù)似然比測(cè)度的BP譯碼算法、概率測(cè)度BP譯碼算法、修正的最小和譯碼算法,并分析他們?cè)贔PGA(現(xiàn)場(chǎng)可編程門(mén)陣列)上實(shí)現(xiàn)復(fù)雜度
2、,最終選擇采用了修正的最小和譯碼算法對(duì)后續(xù)的譯碼器結(jié)構(gòu)進(jìn)行設(shè)計(jì)。
接著根據(jù)碼長(zhǎng)為18360,碼率為0.83的碼字結(jié)構(gòu),設(shè)計(jì)了一種采用了基于近似下三角矩陣的有效編碼算法的編碼器結(jié)構(gòu)。編碼器中,按照編碼流程依次存儲(chǔ)了輸入信息位和編碼產(chǎn)生的中間變量,并使用ROM預(yù)置了它們的讀寫(xiě)地址和子矩陣的偏移量大小,使得整個(gè)編碼的邏輯操作只有循環(huán)移位和異或的操作,簡(jiǎn)化了整個(gè)編碼過(guò)程。
然后根據(jù)擴(kuò)展因子為180的準(zhǔn)循環(huán)矩陣,并結(jié)合修正的最
3、小和譯碼算法,設(shè)計(jì)了一種并行度為180的水平分層譯碼結(jié)構(gòu)。譯碼器在提升數(shù)據(jù)吞吐率方面作了兩點(diǎn)改進(jìn),首先,整個(gè)譯碼器采用了四個(gè)譯碼內(nèi)核并行操作,在充分利用FPGA資源的基礎(chǔ)上,提高了四倍的數(shù)據(jù)吞吐率;此外,在單個(gè)譯碼內(nèi)核中,利用存儲(chǔ)器可配置的特點(diǎn),實(shí)現(xiàn)了兩幀碼字穿插譯碼,即譯碼內(nèi)核在對(duì)一幀碼字的校驗(yàn)節(jié)點(diǎn)更新的同時(shí),對(duì)另一幀碼字的變量節(jié)點(diǎn)進(jìn)行更新,提高了兩倍的數(shù)據(jù)吞吐率;然后,對(duì)傳統(tǒng)的桶形移位寄存器的設(shè)計(jì)作了優(yōu)化,通過(guò)存儲(chǔ)校驗(yàn)矩陣的水平各層
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于并行分層譯碼算法的LDPC譯碼器設(shè)計(jì).pdf
- 一種低復(fù)雜度ldpc譯碼器的計(jì)與實(shí)現(xiàn)
- 基于FPGA的LDPC譯碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種765并行度二相置信傳播QC-LDPC譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種新型并行Turbo編譯碼器的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的LDPC譯碼器設(shè)計(jì).pdf
- QC-LDPC碼設(shè)計(jì)和分層譯碼器的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼譯碼器的實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼高速譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的多元LDPC碼編譯碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 分層全并行QC-LDPC碼譯碼器的研究與實(shí)現(xiàn).pdf
- LDPC碼迭代譯碼器的FPGA實(shí)現(xiàn).pdf
- 基于fpga的多元ldpc碼編譯碼器設(shè)計(jì)與實(shí)現(xiàn)
- 高速LDPC編譯碼器的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 一種基于ASIC的超高速Q(mào)C-LDPC編譯碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 全并行Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的QC-LDPC高速譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速率LDPC編譯碼器的FPGA實(shí)現(xiàn).pdf
- 基于EMS算法的多元LDPC碼譯碼器設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- LDPC碼高效編譯碼器設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論