

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著電信數(shù)據(jù)傳輸對(duì)速率和帶寬的要求變得越來(lái)越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長(zhǎng),無(wú)法滿足特定客戶(hù)對(duì)高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個(gè)單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個(gè)或者多個(gè)低速數(shù)據(jù)鏈路上進(jìn)行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)方案,使用四個(gè)E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大
2、相對(duì)延遲64ms,通過(guò)鏈路容量調(diào)整機(jī)制,可以動(dòng)態(tài)添加或刪除某條E1鏈路,實(shí)現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡(luò)實(shí)現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶(hù)的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實(shí)現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結(jié)合的方法,A路插滿一幀(30時(shí)隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類(lèi)推,循環(huán)間插所有的數(shù)據(jù).接收電路進(jìn)行HDB3解碼,幀同步定位(子幀同步和復(fù)幀同步),線路延遲判斷,FIFO和
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的多E1反向復(fù)用芯片的設(shè)計(jì)及實(shí)現(xiàn).pdf
- 四路E1接口MPEG2傳輸流反向復(fù)用的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的Ethernet over E1接口芯片的設(shè)計(jì)與實(shí)現(xiàn).pdf
- e1通信芯片的fpga設(shè)計(jì)
- 多路E1透明傳輸以太網(wǎng)的技術(shù)研究.pdf
- 基于FPGA的多路碼分復(fù)用通信系統(tǒng)實(shí)現(xiàn).pdf
- 基于E1傳輸?shù)亩嗦肪W(wǎng)橋交換機(jī)的關(guān)鍵技術(shù)研究.pdf
- 多路E1擴(kuò)頻數(shù)字微波通信系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于FPGA的E1誤碼測(cè)試技術(shù)研究.pdf
- E1和以太網(wǎng)協(xié)議轉(zhuǎn)換器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于MPC8280的E1接口板設(shè)計(jì)與實(shí)現(xiàn).pdf
- E1上無(wú)差錯(cuò)傳輸設(shè)備的硬件設(shè)計(jì).pdf
- E1無(wú)差錯(cuò)傳輸系統(tǒng)的設(shè)計(jì)方案.pdf
- 基于FPGA的多路高速串口設(shè)計(jì)與實(shí)現(xiàn).pdf
- 傳輸流復(fù)用器的FPGA建模與實(shí)現(xiàn).pdf
- 基于E1電路的移動(dòng)通信基站監(jiān)控系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的網(wǎng)絡(luò)傳輸設(shè)計(jì)與實(shí)現(xiàn).pdf
- MPEG-2傳輸流多路復(fù)用的軟件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的SDH復(fù)用與解復(fù)用的設(shè)計(jì).pdf
- 基于FPGA的RSA加密芯片設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論