版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、數(shù)字信號(hào)處理技術(shù)的飛速發(fā)展及其應(yīng)用領(lǐng)域的不斷細(xì)分,使得當(dāng)前數(shù)字信號(hào)處理器面臨著應(yīng)用算法多樣化和專門化的嚴(yán)重挑戰(zhàn),如何方便快捷地設(shè)計(jì)出適用的數(shù)字信號(hào)處理器成為當(dāng)前數(shù)字信號(hào)處理系統(tǒng)設(shè)計(jì)的核心問(wèn)題之一.本文作者承擔(dān)了浙江大學(xué)16位數(shù)據(jù)線寬DSP處理器-MD16軟硬件系統(tǒng)設(shè)計(jì)項(xiàng)目,以此為基礎(chǔ),本文針對(duì)處理器體系結(jié)構(gòu)設(shè)計(jì)、若干關(guān)鍵實(shí)現(xiàn)設(shè)計(jì)、核心功能部件MAC設(shè)計(jì)以及軟硬件協(xié)同仿真驗(yàn)證等展開論證,力求建立一套面向中低端數(shù)字信號(hào)處理系統(tǒng)應(yīng)用的DSP處
2、理器設(shè)計(jì)、仿真、驗(yàn)證通用方法,以方便高效地設(shè)計(jì)出能夠滿足特定應(yīng)用算法需求的DSP處理器,從而加速?gòu)脑O(shè)計(jì)到產(chǎn)品轉(zhuǎn)化周期.本文的主要的內(nèi)容和創(chuàng)新如下:提出了基于局部同質(zhì)的異質(zhì)DSP體系結(jié)構(gòu)設(shè)計(jì)思想;在指令結(jié)構(gòu)上,采用等差擴(kuò)展操作類型碼方法來(lái)平衡指令出現(xiàn)的概率分布和增強(qiáng)指令功能兩方面要求,建立操作數(shù)碼和寄存器結(jié)構(gòu)的關(guān)系模型,將寄存器結(jié)構(gòu)設(shè)計(jì)轉(zhuǎn)變?yōu)樘囟ㄓ邢抻騁F(2<'[log<'n><,2>]>)上的操作數(shù)編碼最優(yōu)問(wèn)題,從而得出本文指令設(shè)計(jì)方
3、案和類RISC局部同質(zhì)而總體異質(zhì)的寄存器組織形式;采用類RISC擴(kuò)展LOAD/STORE結(jié)構(gòu)和二維尋址機(jī)制來(lái)進(jìn)行高效的存儲(chǔ)器訪問(wèn),對(duì)于尋址單元設(shè)計(jì),提出了一種基于虛擬上下邊界的任意長(zhǎng)度循環(huán)尋址方法來(lái)解決多個(gè)不等長(zhǎng)循環(huán)數(shù)組的連續(xù)存放問(wèn)題,論證了一種不產(chǎn)生基地址的統(tǒng)一地址產(chǎn)生電路優(yōu)化方案;對(duì)于提高代碼功能密度方面,利用運(yùn)算功能和存儲(chǔ)器訪問(wèn)功能的正交性以實(shí)現(xiàn)兩方面操作的并行化,并從存儲(chǔ)系統(tǒng)層次保證其可行性;根據(jù)局部同質(zhì)的異質(zhì)DSP體系結(jié)構(gòu)模型
4、,指出MD16具體實(shí)現(xiàn)要求和流水線劃分原則,通過(guò)對(duì)比不同的劃分方法,合理安排流水線中指令的執(zhí)行動(dòng)作,最終確定以降低數(shù)據(jù)、控制相關(guān)性為導(dǎo)向并滿足系統(tǒng)頻率和時(shí)序要求的MD16可擴(kuò)展執(zhí)行(EX)級(jí)的類RISC四級(jí)流水結(jié)構(gòu),使得類RISC指令、復(fù)雜DSP指令、多操作指令通過(guò)統(tǒng)一的流水線結(jié)構(gòu)安排融合在一起.提出了一種構(gòu)建多模式算法最小并集的MAC通用結(jié)構(gòu)思想與一種劃分MAC通用結(jié)構(gòu)以適應(yīng)多流水級(jí)DSP處理器設(shè)計(jì)的通用MAC設(shè)計(jì)方法;對(duì)于BOOTH
5、編碼和部分積產(chǎn)生,提出了直接建立被乘數(shù)與部分積的多路選擇映射關(guān)系的BOOTH編碼和部分積聯(lián)合產(chǎn)生方法;對(duì)于最優(yōu)Wallace樹型加法實(shí)現(xiàn),提出了全加器和4-2 compressor電路實(shí)現(xiàn)Wallace樹加法所需的關(guān)鍵加法路徑級(jí)數(shù)公式以指導(dǎo)實(shí)現(xiàn)選擇;對(duì)于無(wú)偏舍入處理,提出了在Wallace樹處理舍入問(wèn)題的舍入運(yùn)算前置方法;提出了以時(shí)延為導(dǎo)向的MAC各部分單元組合與流水線匹配具體方法.本文MAC設(shè)計(jì)思想和方法已經(jīng)申請(qǐng)發(fā)明專利.對(duì)MD16協(xié)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 異質(zhì)媒體雙發(fā)射處理器的設(shè)計(jì)研究.pdf
- DSP處理器外圍模塊的設(shè)計(jì).pdf
- 基于DSP技術(shù)的音頻處理器的設(shè)計(jì).pdf
- DSP處理器中數(shù)據(jù)Cache的設(shè)計(jì)和驗(yàn)證.pdf
- DSP處理器C編譯器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 32位浮點(diǎn)DSP處理器DMA模塊設(shè)計(jì)研究.pdf
- 基于VXI總線的多DSP處理器模塊的設(shè)計(jì).pdf
- 嵌入式DSP處理器的設(shè)計(jì)與驗(yàn)證.pdf
- 基于DaVinci處理器的視頻預(yù)處理DSP軟件設(shè)計(jì).pdf
- 局部最優(yōu)處理器中隨機(jī)共振現(xiàn)象的研究.pdf
- 媒體DSP處理器驗(yàn)證平臺(tái)的研究與開發(fā).pdf
- DSP微光視頻實(shí)時(shí)圖像處理器軟件系統(tǒng)設(shè)計(jì).pdf
- RISC-DSP處理器的結(jié)構(gòu)、微結(jié)構(gòu)設(shè)計(jì)研究.pdf
- 基于DSP平臺(tái)的視頻處理器的設(shè)計(jì)與應(yīng)用.pdf
- 局部最優(yōu)處理器中的噪聲增強(qiáng)現(xiàn)象研究.pdf
- 基于并行DSP的數(shù)字波束形成處理器研究.pdf
- 32位浮點(diǎn)DSP處理器ALU研究及其IP核設(shè)計(jì).pdf
- DSP微處理器指令級(jí)模擬器的研制.pdf
- 基于TTA技術(shù)的多功能可配置DSP處理器設(shè)計(jì).pdf
- 基于DSP的被動(dòng)毫米波成像處理器研究.pdf
評(píng)論
0/150
提交評(píng)論