版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、逐次逼近型模數(shù)轉(zhuǎn)換器(SAR ADC)因其功耗低、面積小等特點(diǎn),長(zhǎng)期以來(lái)獲得了廣泛的應(yīng)用。近年來(lái),隨著CMOS器件特征尺寸的不斷減小和速度的提高,SAR ADC己可實(shí)現(xiàn)高達(dá)12位的精度和10MS/s或更高的轉(zhuǎn)換速率,有望在醫(yī)療電子產(chǎn)品例如植入式芯片等低功耗高精度微型化的集成電路系統(tǒng)中獲得廣泛應(yīng)用。因此,低功耗SAR ADC的設(shè)計(jì)技術(shù)日益受到關(guān)注。
論文提出了一種11位5MS/s的低功耗SAR ADC的設(shè)計(jì),采用電荷再分配型
2、DAC、動(dòng)態(tài)比較器、異步時(shí)鐘控制和寄存器電路實(shí)現(xiàn)。其特點(diǎn)是在對(duì)現(xiàn)有的開關(guān)切換策略進(jìn)行對(duì)比的基礎(chǔ)上,分析了開關(guān)切換策略對(duì)DAC動(dòng)態(tài)功耗和非線性參數(shù)INL/DNL的影響,提出了一種終端電容復(fù)用的開關(guān)切換策略,從而大幅度優(yōu)化了電荷再分配型DAC模塊的動(dòng)態(tài)功耗和面積。系統(tǒng)采用異步時(shí)鐘控制,避免使用高頻時(shí)鐘產(chǎn)生器,同時(shí)采用片外可調(diào)電阻調(diào)節(jié)控制信號(hào)延時(shí),使得ADC可以在多種轉(zhuǎn)換速率下工作并充分利用轉(zhuǎn)換相位的時(shí)間,降低對(duì)比較器速度的要求。
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于精度的12位逐次逼近型ADC的研究與設(shè)計(jì).pdf
- 10位逐次逼近型ADC芯片設(shè)計(jì).pdf
- 10位低功耗逐次逼近型ADC的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種10位逐次逼近型ADC的研究與設(shè)計(jì).pdf
- 基于時(shí)域量化的逐次逼近型ADC研究與設(shè)計(jì).pdf
- 12位電荷再分配逐次逼近型ADC的研究與設(shè)計(jì).pdf
- 低功耗逐次逼近型ADC的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種10位逐次逼近ADC的設(shè)計(jì).pdf
- 逐次逼近ADC的算法研究.pdf
- 用于溫補(bǔ)晶振系統(tǒng)的12位逐次逼近型ADC設(shè)計(jì)與仿真.pdf
- 低壓、低功耗、高精度的逐次逼近型ADC設(shè)計(jì).pdf
- 基于65nm CMOS的10位低功耗逐次逼近ADC.pdf
- 逐次逼近式ADC的功耗與精度平衡設(shè)計(jì)研究.pdf
- 12比特低功耗逐次逼近ADC設(shè)計(jì).pdf
- 12位低功耗逐次逼近型A-D的研究與設(shè)計(jì).pdf
- 12位逐次逼近型A-D轉(zhuǎn)換器的研究與設(shè)計(jì).pdf
- 一種高精度逐次逼近型ADC的校準(zhǔn)與實(shí)現(xiàn).pdf
- ADC中開關(guān)電容電路的研究與設(shè)計(jì).pdf
- 1.8v低功耗8kss12位rc逐次逼近adc的設(shè)計(jì)
- 高精度逐次逼近寄存器型ADC關(guān)鍵子電路研究設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論