基于YHFT-QDSP+FPGA架構(gòu)的圖像采集處理系統(tǒng)的研究.pdf_第1頁
已閱讀1頁,還剩84頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著圖像處理技術(shù)的廣泛應(yīng)用,高性能實時圖像采集處理系統(tǒng)平臺越來越受到關(guān)注。實時圖像采集處理硬件平臺一般包含四個部分,分別是實時圖像的采集、處理、存儲和顯示。硬件平臺的性能決定了圖像應(yīng)用算法能否得到充分發(fā)揮。而圖像處理系統(tǒng)的硬件平臺有多種實現(xiàn)架構(gòu),其中基于D SP+FPG A構(gòu)架的圖像采集處理平臺容易在系統(tǒng)性能與開發(fā)周期之間獲得平衡點,是當(dāng)前最為實用的實現(xiàn)方式??紤]到DSP對圖像算法處理性能的影響,系統(tǒng)DSP芯片采用國防科學(xué)技術(shù)大學(xué)計算機(jī)

2、學(xué)院自主研制的高性能異構(gòu)多核YHFT-QDSP。
  整個系統(tǒng)的設(shè)計是基于YHFT-QDSP+FPGA構(gòu)架,借助ADI公司的視頻圖像編解碼芯片,構(gòu)建實時圖像采集處理系統(tǒng)的硬件平臺。通過系統(tǒng)設(shè)計所需要的功能和性能來選擇核心芯片(DSP和FPGA),整個設(shè)計過程中堅持通用化、便攜式、可擴(kuò)展等原則。本文的主要工作有以下幾個方面:
  1.分析DSP和FPGA芯片獨自在實時圖像采集處理系統(tǒng)運(yùn)用中的優(yōu)劣勢,再根據(jù)本文的技術(shù)路線,設(shè)計了

3、基于YHFT-QDSP+FPGA構(gòu)架的圖像采集處理系統(tǒng)。
  2.設(shè)計了系統(tǒng)硬件電路。在對YHFT-QDSP、FPGA、圖像采集接口、圖像顯示接口、圖像存儲接口、YHFT-QDSP和FPGA之間數(shù)據(jù)接口等重要模塊電路做了充分的研究和分析之上,完成各模塊的電路設(shè)計。
  3.在系統(tǒng)硬件框架的基礎(chǔ)之上,對系統(tǒng)軟件框架進(jìn)行了設(shè)計;并對軟件框架內(nèi)的各模塊進(jìn)行設(shè)計,主要包括圖像采集模塊、圖像存儲模塊、圖像顯示模塊、YHFT-QDSP與

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論