版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、信號發(fā)生器,指電子測量中作為激勵源使用的信號來源。作為電子工程師、生產(chǎn)線、教學(xué)科研、電子測試、電子設(shè)計、以及模擬仿真等領(lǐng)域與行業(yè)的重要測試儀器,信號發(fā)生器都發(fā)揮了巨大的作用,極大地提高了人們工作效率,因而受到眾多科研人員的重視??蒲腥藛T對其理論與設(shè)計都進行了深入的研究,取得了極大地進步,而直接數(shù)字頻率合成法是目前設(shè)計信號發(fā)生器的最先進的理論方法。本系統(tǒng)就是基于直接數(shù)字頻率合成的基本原理,設(shè)計四通道信號發(fā)生器,它不僅能發(fā)射常用的基本信號波
2、形,還能根據(jù)用戶要求自定義任意波形。
本文首先對信號發(fā)生器的發(fā)展狀況,以及我國目前信號發(fā)生器等測試儀器的發(fā)展狀況與遇到的問題進行了討論,其次敘述了設(shè)計信號發(fā)生器的基本理論知識,然后結(jié)合系統(tǒng)主要參數(shù)指標和性能要求,確定系統(tǒng)的總體設(shè)計方案。
論文詳細討論了信號發(fā)生器系統(tǒng)各種關(guān)鍵芯片的選型以及系統(tǒng)硬件部分的設(shè)計與實現(xiàn)。系統(tǒng)硬件設(shè)計是系統(tǒng)設(shè)計的基礎(chǔ)。信號發(fā)生器系統(tǒng)硬件部分主要包括DDS主通道模塊,信號調(diào)理電路,數(shù)據(jù)采
3、集電路,數(shù)據(jù)控制模塊電路等部分。DDS主通道模塊主要是基于FPGA和SRAM設(shè)計實現(xiàn)的;信號調(diào)理電路主要由D/A轉(zhuǎn)換電路、低通濾波電路、增益控制與緩沖電路組成;數(shù)據(jù)采集電路主要由FPGA與A/D轉(zhuǎn)換電路構(gòu)成;數(shù)據(jù)控制模塊的實現(xiàn)有兩部分組成:MSP430F1611單片機控制對CF卡的讀操作和MSP430F1611單片機控制觸摸屏傳輸參數(shù)數(shù)據(jù)。
論文還對信號發(fā)生器系統(tǒng)的軟件部分進行設(shè)計,結(jié)合系統(tǒng)硬件設(shè)計,實現(xiàn)系統(tǒng)的整體功能。軟
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于fpga的信號發(fā)生器設(shè)計
- 基于fpga的信號發(fā)生器的設(shè)計
- 基于FPGA的函數(shù)信號發(fā)生器設(shè)計.pdf
- 基于fpga的dds信號發(fā)生器設(shè)計
- 基于FPGA的同步信號發(fā)生器設(shè)計.pdf
- 基于fpga的dds信號發(fā)生器設(shè)計開題
- 基于fpga的信號發(fā)生器設(shè)計6波形
- 基于fpga的函數(shù)信號發(fā)生器
- 基于fpga信號發(fā)生器畢業(yè)設(shè)計
- 基于FPGA的數(shù)字合成信號發(fā)生器.pdf
- 基于fpga的dds信號發(fā)生器設(shè)計【開題報告】
- 開題報告表-基于fpga的信號發(fā)生器設(shè)計
- 基于fpga的函數(shù)信號發(fā)生器設(shè)計與實現(xiàn)
- 畢業(yè)論文 基于fpga的信號發(fā)生器設(shè)計
- 基于FPGA函數(shù)信號發(fā)生器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的正弦信號發(fā)生器研究與設(shè)計.pdf
- 基于FPGA與DDS技術(shù)的任意波信號發(fā)生器設(shè)計.pdf
- 基于FPGA的函數(shù)信號發(fā)生器.docx
- 畢業(yè)論文--基于fpga的信號發(fā)生器設(shè)計
- 基于fpga的任意信號發(fā)生器設(shè)計外文翻譯
評論
0/150
提交評論