版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、分類號(hào)密級(jí)UDC編號(hào)桂林電子科技大學(xué)碩士學(xué)位論文題目題目______________維特比譯碼與RS譯碼的研究與FPGA實(shí)現(xiàn)維特比譯碼與RS譯碼的研究與FPGA實(shí)現(xiàn)(英文)(英文)ViterbiDecodeRSDecodeResearchImplementonFPGA研究生姓名:唐永軍指導(dǎo)教師姓名、職務(wù)指導(dǎo)教師姓名、職務(wù):尹鎖柱教授申請(qǐng)學(xué)科門類:工學(xué)碩士工學(xué)碩士學(xué)科、???、專業(yè):通信與信息系統(tǒng)通信與信息系統(tǒng)__________提交論文日
2、期:2010年3月論文答辯日期:2010年6月年月日摘要I摘要本文研究了基于DVBS標(biāo)準(zhǔn)QPSK調(diào)制解調(diào)系統(tǒng)中信道編碼部分中的各個(gè)模塊的原理。并在設(shè)計(jì)過(guò)程中對(duì)其進(jìn)行優(yōu)化,既減少了資源占用,又保證了設(shè)計(jì)精度的要求。首先介紹了數(shù)字電視的發(fā)展及DVBS標(biāo)準(zhǔn),接著闡述QPSK系統(tǒng)各個(gè)模塊的原理,其中重點(diǎn)論述了節(jié)點(diǎn)同步的原理和性能,并研究出一種新的同步判決方案和利用節(jié)點(diǎn)同步的校驗(yàn)矩陣糾正相位模糊的新方案。然后介紹收縮卷積碼與維特比譯碼以及與之相關(guān)
3、的各個(gè)模塊設(shè)計(jì)與實(shí)現(xiàn),其中重點(diǎn)論述了節(jié)點(diǎn)同步的設(shè)計(jì)與實(shí)現(xiàn),并給出了仿真圖,同時(shí)還分析了維特比譯碼IP核的使用方法。最后介紹系統(tǒng)調(diào)試與仿真,主要闡述了軟件調(diào)試與硬件調(diào)試兩個(gè)部分,其中軟件調(diào)試簡(jiǎn)要的闡述了在設(shè)計(jì)程序時(shí)經(jīng)常會(huì)遇到的問(wèn)題以及解決方法,而硬件調(diào)試主要論述了SignalTapII的使用方法與使用技巧。本文的主要貢獻(xiàn)在于成功的設(shè)計(jì)了基于DVBS標(biāo)準(zhǔn)的QPSK調(diào)制解調(diào)系統(tǒng),并產(chǎn)品化。關(guān)鍵詞:DVBS;FPGA;數(shù)字衛(wèi)星電視;QPSK調(diào)制
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 維特比譯碼的FPGA實(shí)現(xiàn).pdf
- 維特比譯碼器的FPGA實(shí)現(xiàn).pdf
- 卷積編碼和維特比譯碼的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的卷積編碼和維特比譯碼的研究與實(shí)現(xiàn).pdf
- 基于FPGA的低功耗維特比譯碼器研究與實(shí)現(xiàn).pdf
- RS編譯碼的FPGA實(shí)現(xiàn).pdf
- RS編譯碼的FPGA實(shí)現(xiàn)研究.pdf
- RS譯碼器的研究與實(shí)現(xiàn).pdf
- rs系列編譯碼器的設(shè)計(jì)與fpga實(shí)現(xiàn)
- RS編譯碼算法的研究與實(shí)現(xiàn).pdf
- LDPC碼譯碼研究與FPGA實(shí)現(xiàn).pdf
- RS譯碼算法的研究和FPGA設(shè)計(jì).pdf
- 數(shù)字通信中符號(hào)定時(shí)及維特比譯碼算法研究與實(shí)現(xiàn).pdf
- RS譯碼器算法研究與實(shí)現(xiàn).pdf
- 高性能RS碼編譯碼研究及FPGA實(shí)現(xiàn).pdf
- 高性能RS編譯碼的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的DRM信道譯碼研究與實(shí)現(xiàn).pdf
- 基于PCI總線的RS編譯碼接口卡的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于規(guī)范最小和與球形譯碼的RS碼譯碼性能研究.pdf
- 基于球形譯碼的RS碼譯碼性能研究.pdf
評(píng)論
0/150
提交評(píng)論