版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、頻率合成器作為電子設(shè)備的核心部件,在雷達(dá)、電子對抗、通信、測量、儀器儀表等眾多領(lǐng)域廣泛使用?,F(xiàn)代電子技術(shù)的飛速發(fā)展要求頻率合成器相位噪聲更低、雜波抑制能力更強(qiáng)、頻率轉(zhuǎn)換速度更快。
本文描述了本課題的背景、實(shí)用價(jià)值及國內(nèi)外研究動態(tài),介紹了鎖相環(huán)的基本原理和直接數(shù)字頻率合成器的原理,分析了PLL和DDS的優(yōu)缺點(diǎn),根據(jù)本課題的要求選擇了一種適合本課題需求的設(shè)計(jì)方案。
傳統(tǒng)單一的頻率合成技術(shù)各有優(yōu)缺點(diǎn),DDS頻率轉(zhuǎn)換速度快、
2、頻率分辨力高、相位噪聲低,但是雜散豐富,PLL雜散抑制能力強(qiáng),但是頻率分辨力低、頻率轉(zhuǎn)換速度慢。單一的頻率合成技術(shù)很難滿足現(xiàn)代電子技術(shù)對頻率合成器的更高更全面的要求,混合式頻率合成技術(shù)將傳統(tǒng)頻率合成技術(shù)結(jié)合起來,揚(yáng)長避短,充分發(fā)揮各自的優(yōu)勢,實(shí)現(xiàn)更理想的頻率合成器。DDS與PLL相結(jié)合的方式是目前應(yīng)用最為廣泛的混合式頻率合成方式。
本課題采用DDS與PLL相結(jié)合的混合頻率合成技術(shù)實(shí)現(xiàn)跳頻頻率合成器,采用PLL實(shí)現(xiàn)固定頻率合成器
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于DDS和PLL的頻率合成器的研制.pdf
- 基于DDS和PLL相結(jié)合的頻率合成器設(shè)計(jì).pdf
- 基于FPGA的PLL+DDS的頻率合成器.pdf
- 基于DDS和PLL的低相噪頻率合成器的優(yōu)化設(shè)計(jì).pdf
- 基于DDS與PLL的L波段頻率合成器的研制.pdf
- 基于DDS+PLL的高性能微波頻率合成器的研制.pdf
- S波段DDS激勵PLL寬帶頻率合成器的研究.pdf
- 基于DDS的頻率合成器設(shè)計(jì).pdf
- 基于FN-PLL的頻率合成器.pdf
- DDS-PLL相結(jié)合的低相噪頻率合成器的研究.pdf
- 基于DDS+PLL的高性能VHF段頻率合成器研究與實(shí)現(xiàn).pdf
- 快速鎖定PLL頻率合成器的研制.pdf
- 低相噪PLL頻率合成器的研制.pdf
- 基于DDS+PLL的S波段小步進(jìn)頻率合成器的研究與設(shè)計(jì).pdf
- 基于DDS的跳頻頻率合成器研究與實(shí)現(xiàn).pdf
- 基于DDS跳頻電臺頻率合成器的硬件設(shè)計(jì).pdf
- 基于DDS的L波段跳頻頻率合成器的設(shè)計(jì).pdf
- dds技術(shù)實(shí)現(xiàn)頻率可跳變頻率合成器設(shè)計(jì)
- 基于DDS和數(shù)字鎖相環(huán)頻率合成器的研究.pdf
- 基于DDS的寬帶快速跳頻頻率合成器的設(shè)計(jì).pdf
評論
0/150
提交評論