版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、集成電路設(shè)計技術(shù)不斷在發(fā)展,功能的多樣性形成了產(chǎn)品的特色,系統(tǒng)的復(fù)雜性加劇了設(shè)計的嚴(yán)密謹(jǐn)慎,集成的豐富性造就了研發(fā)設(shè)計的精益求精?;诠に嚟h(huán)節(jié)的增多,產(chǎn)品功能驗證的要求則更是日益嚴(yán)格。如何有效的保證芯片設(shè)計的正確性和可靠性變得十分重要。對越來越繁雜的芯片進(jìn)行的功能驗證,需要選擇適當(dāng)?shù)尿炞C方法和搭建強大的仿真驗證平臺,使驗證的效率顯著提高并縮小設(shè)計周期。
本文的研究對象是一款PCI-PCI總線的橋,實現(xiàn)了一種將相鄰總線的設(shè)備能夠
2、快速進(jìn)行數(shù)據(jù)交換總線結(jié)構(gòu),具有高速度的通信率和低功耗等特點。論文從驗證方法學(xué)的基礎(chǔ)出發(fā),研究了功能驗證的基本內(nèi)容,根據(jù)實際應(yīng)用提出了一種高效率的驗證方法,提高了驗證和測試的效率。在充分理解待測設(shè)計的內(nèi)部結(jié)構(gòu)和整體功能實現(xiàn)的基礎(chǔ)上,搭建了驗證平臺,根據(jù)設(shè)計要求提取了驗證的測試向量,使用cadence的Nc_verilog對芯片的接口功能進(jìn)行了驗證并分析了驗證結(jié)果。驗證結(jié)果表明,該設(shè)計的功能正確且對本設(shè)計的驗證方法是可行的。本文得到的驗證經(jīng)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- PCI總線接口芯片功能驗證方法和平臺.pdf
- 基于PCI總線接口芯片的驗證與測試.pdf
- 基于PLB的PCI接口IP核驗證.pdf
- 基于SystemVerilog的FC-AE接口芯片的功能驗證.pdf
- PCI目標(biāo)接口芯片的設(shè)計.pdf
- PCI總線接口芯片的設(shè)計.pdf
- 基于PCI的DPRAM接口邏輯設(shè)計和驗證.pdf
- PCI Express接口設(shè)計與驗證.pdf
- 通用PCI目標(biāo)接口芯片的ASIC設(shè)計.pdf
- 基于PCI協(xié)議的內(nèi)部仲裁器的驗證.pdf
- PCI IP核及PCI接口芯片設(shè)計技術(shù)的研究.pdf
- PCI Express協(xié)議的實現(xiàn)與驗證.pdf
- 基于PCI總線的主設(shè)備功能仿真與驗證.pdf
- 高性能北橋芯片中存儲器接口的功能驗證.pdf
- 基于CoreConnect架構(gòu)SoC芯片PCI-PLB橋的應(yīng)用及驗證.pdf
- 基于FPGA的PCI接口設(shè)計.pdf
- 基于FPGA嵌入式硬核的PCI Express總線接口設(shè)計與驗證.pdf
- 高性能北橋芯片的PCI接口電路設(shè)計.pdf
- 基于FPGA的PCI接口的設(shè)計.pdf
- 基于PON結(jié)構(gòu)的FC協(xié)議芯片驗證技術(shù)研究.pdf
評論
0/150
提交評論