版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本文主要設(shè)計(jì)實(shí)現(xiàn)了CPFSK調(diào)制解調(diào)通信系統(tǒng),系統(tǒng)中包含m序列加密解密電路、RS編譯碼電路、交織與解交織電路、卷積編譯碼電路以及CPFSK調(diào)制解調(diào)電路。
文中首先設(shè)計(jì)了系統(tǒng)的總體框圖,然后對(duì)系統(tǒng)中的各個(gè)電路的設(shè)計(jì)與實(shí)現(xiàn)作了深入的研究。在系統(tǒng)的加密部分中,本文基于m序列設(shè)計(jì)32級(jí)m序列加密解密電路,并在FPGA的硬件基礎(chǔ)上,采用Verilog語(yǔ)言實(shí)現(xiàn)了32級(jí)m序列加密解密電路;在系統(tǒng)的糾錯(cuò)碼中,采用了RS(255,239)碼與(
2、2,1,7)卷積碼級(jí)聯(lián)的方式,并在兩編碼器的級(jí)聯(lián)中間插入了交織器,以提高糾錯(cuò)系統(tǒng)的糾錯(cuò)性能;對(duì)于RS(255,239)碼的編碼電路,本文對(duì)其傳統(tǒng)的編碼算法進(jìn)行了改進(jìn),并在FPGA的硬件基礎(chǔ)上,采用Verilog語(yǔ)言實(shí)現(xiàn)了RS(255,239)編碼電路,并基于Altera的IP核實(shí)現(xiàn)了RS(255,239)碼的譯碼電路;在研究RS編譯碼電路中,還研究了電路工作過(guò)程中遇到的碼率匹配問(wèn)題和串并轉(zhuǎn)換問(wèn)題,并提出了該問(wèn)題的解決方案,在FPGA的硬
3、件基礎(chǔ)上,采用Verilog語(yǔ)言設(shè)計(jì)實(shí)現(xiàn)了碼率匹配電路和串并轉(zhuǎn)換電路;交織器本文采用卷積交織的方法來(lái)實(shí)現(xiàn),并在FPGA的硬件基礎(chǔ)上,采用Verilog語(yǔ)言實(shí)現(xiàn)了交織與解交織電路;對(duì)于(2,1,7)卷積碼的編碼電路,本文在FPGA的硬件基礎(chǔ)上,采用Verilog語(yǔ)言實(shí)現(xiàn)了(2,1,7)卷積編碼電路,而(2,1,7)卷積碼的譯碼電路,本文采用Viterbi譯碼算法來(lái)實(shí)現(xiàn),并基于Altera的IP核實(shí)現(xiàn)了Viterbi譯碼電路;最后,CPFS
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- OFDM高速調(diào)制解調(diào)器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 無(wú)線(xiàn)智能調(diào)制解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速數(shù)傳調(diào)制解調(diào)器設(shè)計(jì)與實(shí)現(xiàn).pdf
- MPPSK調(diào)制解調(diào)器的改進(jìn)與實(shí)現(xiàn).pdf
- 連續(xù)相位調(diào)制解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 調(diào)制解調(diào)器監(jiān)控電路設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速數(shù)字調(diào)制解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速調(diào)制解調(diào)器.pdf
- QPSK調(diào)制解調(diào)器的設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- 短波調(diào)制解調(diào)器的設(shè)計(jì)與制作.pdf
- 多速率調(diào)制解調(diào)器設(shè)計(jì).pdf
- 高效調(diào)制解調(diào)器的分析與實(shí)現(xiàn).pdf
- FBMC通信系統(tǒng)中調(diào)制解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- VSAT衛(wèi)星通信系統(tǒng)調(diào)制解調(diào)器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 新型短波調(diào)制解調(diào)器軟硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 三次群QPSK調(diào)制解調(diào)器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的OFDM調(diào)制解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 直擴(kuò)GMSK調(diào)制解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 全數(shù)字MSK調(diào)制解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 畢業(yè)設(shè)計(jì)----電纜調(diào)制解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn)
評(píng)論
0/150
提交評(píng)論