2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩77頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、三維片上網(wǎng)絡(luò)(3D Network on Chip,3D NoC)層間采用硅通孔(ThroughSilicon Vias, TSV)互聯(lián)。受限于制造工藝,芯片成品率隨互聯(lián)TSV數(shù)目的增加急劇降低,這不僅影響芯片通訊可靠性,甚至對3D NoC技術(shù)適用度提出嚴峻考驗。此外,芯片復(fù)雜度提高使得功耗問題日益凸顯,過大的功耗導(dǎo)致芯片溫度急劇升高,嚴重影響芯片可靠性和性能,增加芯片面積和封裝成本。針對成品率問題,本文提出一種容錯機制,當(dāng)鏈路中部分T

2、SV故障時,確保通訊正常。針對功耗問題,本文設(shè)計兩種低功耗編解碼電路來降低NoC功耗。本文主要工作如下:
  1.提出自適應(yīng)位寬重組機制
  根據(jù)故障通道中功能正常的TSV數(shù)目,實現(xiàn)傳輸數(shù)據(jù)位寬的自適應(yīng)重組,重組后的數(shù)據(jù)位寬與功能正常TSV數(shù)目一致,從而利用所有功能正常的TSV進行層間通訊。其核心電路設(shè)計為可以單周期完成數(shù)據(jù)移位和加載且移位位寬可變的移位寄存器,用以降低數(shù)據(jù)位寬重組時的操作周期,提高位寬重組效率。本文所設(shè)計電

3、路提高了芯片成品率,降低了由于引入容錯電路帶來的傳輸延遲,其最大可以容忍(N-1/N)%的TSV故障率(N為TSV總數(shù)),相對已有容錯方法,傳輸延遲最大可以降低49%。
  2.設(shè)計實現(xiàn)兩種低功耗編解碼電路
  針對互連線自翻轉(zhuǎn),采用翻轉(zhuǎn)編碼算法,引入分組編碼思想,將數(shù)據(jù)分成4組分別應(yīng)用編碼算法,達到一個較好的降低功耗效果。結(jié)合本項目中NoC所定義的數(shù)據(jù)包格式同時考慮到翻轉(zhuǎn)編碼算法對于連續(xù)數(shù)據(jù)表現(xiàn)較差的缺點,引入格雷碼組成聯(lián)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論