版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著數(shù)字信號(hào)處理技術(shù)的應(yīng)用與發(fā)展,系統(tǒng)中數(shù)據(jù)量的處理變的越來越大,同時(shí)對(duì)處理速度也有了更高的要求。為了減少處理過程中的存儲(chǔ)與運(yùn)算量,在一個(gè)系統(tǒng)中通常需要對(duì)采樣率進(jìn)行轉(zhuǎn)換,將單速率系統(tǒng)轉(zhuǎn)化為多速率系統(tǒng)。近年來,在集成電路飛速發(fā)展的情況下,信號(hào)的采樣率不斷提高,因此,多速率信號(hào)處理得到了廣泛的應(yīng)用。多速率濾波器具有降低傳輸速率、降低計(jì)算復(fù)雜度、減少存儲(chǔ)量等優(yōu)點(diǎn)。
本文主要對(duì)多速率濾波器中的積分級(jí)聯(lián)梳狀(CIC)濾波器進(jìn)行研究與實(shí)現(xiàn)
2、。5級(jí)級(jí)聯(lián)的結(jié)構(gòu)能夠滿足阻帶衰減大于60dB的要求,同時(shí)該結(jié)構(gòu)引入Noble恒等式,能夠有效降低運(yùn)算量,節(jié)約硬件資源。CIC濾波器的實(shí)現(xiàn)主要包括三個(gè)方面:抽取、插值與低通濾波。首先,對(duì)多速率信號(hào)處理的理論基礎(chǔ)與CIC濾波器的結(jié)構(gòu)與性能進(jìn)行了分析,從而確定了本設(shè)計(jì)中CIC濾波器的實(shí)現(xiàn)結(jié)構(gòu);然后,用Matlab對(duì)CIC抽取和插值濾波器進(jìn)行了設(shè)計(jì)與分析,并對(duì)其進(jìn)行了仿真;最后,給出了CIC抽取與插值濾波器的FPGA實(shí)現(xiàn)方案,用Modelsim
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的高速FIR數(shù)字濾波器及多速率濾波器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速FIR濾波器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多速率濾波器組的設(shè)計(jì)與應(yīng)用.pdf
- 基于FPGA的自適應(yīng)濾波器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 外文翻譯--- - 利用梳狀濾波器設(shè)計(jì)多速率濾波器
- 基于FPGA的數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的卡爾曼濾波器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于SIR的多頻帶濾波器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的Kalman濾波器實(shí)現(xiàn)研究.pdf
- 基于FPGA的數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)——濾波器自動(dòng)生成系統(tǒng)設(shè)計(jì).pdf
- 基于fpga的cic濾波器設(shè)計(jì)
- 基于fpga的成型濾波器設(shè)計(jì)
- 基于fpga的fir濾波器設(shè)計(jì)
- 基于多相濾波器組的多參數(shù)雷達(dá)信號(hào)測(cè)量與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 小波分析與多速率濾波器組的設(shè)計(jì).pdf
- 自適應(yīng)濾波器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于QPSO和MA的多速率濾波器組的優(yōu)化設(shè)計(jì).pdf
- 基于FPGA的匹配濾波器的優(yōu)化設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的FIR數(shù)字濾波器的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論