高速DP信號誤碼率測試卡的研究.pdf_第1頁
已閱讀1頁,還剩88頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、DisplayPort接口與當(dāng)前流行的DVI、HDMI接口相比,具有高速率、結(jié)構(gòu)簡單、方便升級、內(nèi)容保護更可靠等特點。由于其先天的技術(shù)優(yōu)勢,其應(yīng)用范圍必將越來越廣,逐步向主流接口標(biāo)準邁進。
  本文介紹的DisplayPort Pixel Error Analyzer系統(tǒng)不同于傳統(tǒng)對DisplayPort信號進行檢測的方法,它可以針對傳輸過程中的每個像素檢測傳輸過程中可能出現(xiàn)的錯誤并鎖定錯誤位置,提供了一種便捷、完備的測試方式。同

2、時本文也介紹了對DisplayPort信號進行眼圖測量等所需測試治具的開發(fā)。
  本文的主要工作內(nèi)容包括:
  1.根據(jù)對DP信號傳輸錯誤進行檢測的實際需求,設(shè)計像素錯誤檢測系統(tǒng)架構(gòu)。
  2.根據(jù)系統(tǒng)功能的要求,仿真驗證系統(tǒng)架構(gòu)的可行性。
  3.設(shè)計DP PEA的硬件電路,包括DP接口模塊、PCI接口模塊、DDR模塊、主控模塊和電源電路模塊等的電路設(shè)計。
  4.設(shè)計DP測試治具的硬件電路,針對信號完整

3、性問題進行材料、走線、過孔等的選擇和設(shè)計。
  5.設(shè)計DP PEA主控模塊的邏輯程序,包括DP數(shù)據(jù)接收模塊、PCI接口控制器、DDR Memory控制器模塊、I2C通信控制器、PCI FIFO模塊、DDR FIFO模塊、Crossbar Switch信號通路選擇模塊和DP數(shù)據(jù)分析模塊的Verilog程序設(shè)計。
  6.進行全面的測試驗證,包括硬件電路信號完整性調(diào)試、電源模塊的調(diào)試及主控模塊程序的邏輯功能驗證。
  本

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論