CPLD的內(nèi)核電源研究與設(shè)計.pdf_第1頁
已閱讀1頁,還剩82頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、從上世紀70年代發(fā)明可編程邏輯器件(PLD)以來,其就以非常塊的速度發(fā)展著。由于可通過不同的配置來更改PLD所實現(xiàn)的功能,這種全新的數(shù)字設(shè)計方式為芯片的實現(xiàn)帶來了極大的靈活性,大大的縮短了從設(shè)計到成品的時間周期,使得PLD從剛問世就具有旺盛的生命力?,F(xiàn)場可編程陣列(FPGA)和復雜可編程邏輯器件(CPLD)是PLD的兩個典型代表也是最主要的器件。隨著工藝,設(shè)計手段和集成度的不斷提高,以及功耗和成本的不斷降低,可編程邏輯器件將會在通信、數(shù)

2、據(jù)處理、網(wǎng)絡(luò)、工業(yè)控制、軍事和航空航天眾多領(lǐng)域得到運用。
  電壓轉(zhuǎn)換電路廣泛運用于給芯片提供穩(wěn)定的合乎要求的電壓。對于CPLD而言,其內(nèi)核電壓和外圍 I/O電路所需的電壓通常不相同。對內(nèi)核的數(shù)字電路采用較低的電源電壓可以降低系統(tǒng)功耗。論文中設(shè)計的電壓調(diào)整電路用來將外部電路板所提供的2.5V或是3.3V的電源電壓轉(zhuǎn)換為內(nèi)核邏輯所需要的1.8V數(shù)字電壓。
  此電壓調(diào)整電路采用數(shù)字和模擬的方式共同控制輸出電壓,并使得輸出電壓的

3、紋波和驅(qū)動能力達到系統(tǒng)要求。本文首先介紹電壓調(diào)整電路的整體結(jié)構(gòu)和工作原理,其次根據(jù)指標要求設(shè)計各個單元模塊。著重講述其中基準源,線性電壓調(diào)整器,比較器的分析與設(shè)計。
  在完成原理分析和電路設(shè)計的基礎(chǔ)上,使用spectre對每個單元模塊和最終整體電路進行仿真分析。考慮到流片時的偏差,在仿真時加入工藝角分析,使得電路的指標在每個工藝角條件下得到滿足,這對于流片成功是很有必要的。從整體仿真結(jié)果可以得出電壓調(diào)整電路工作在2.2V到3.6

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論