版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、卷積碼是無線通信系統(tǒng)中廣泛使用的一種信道編碼方式。Viterbi譯碼算法是一種卷積碼的最大似然譯碼算法,它具有譯碼效率高、速度快等特點(diǎn),被認(rèn)為是卷積碼的最佳譯碼算法。本文的主要內(nèi)容是在FPGA上實(shí)現(xiàn)約束長度為9,碼率為1/2,采用軟判決方式的Viterbi譯碼器。 本文首先介紹了卷積碼的基本概念,闡述了Viterbi算法的原理,重點(diǎn)討論了決定Viterbi算法復(fù)雜度和譯碼性能的關(guān)鍵因素,在此基礎(chǔ)上設(shè)計(jì)了采用“串-并”結(jié)合運(yùn)算方式
2、的Viterbi譯碼器,并在Altera EP1C20 FPGA芯片上測(cè)試通過。本文的主要工作如下: 1.對(duì)輸入數(shù)據(jù)采用了二比特四電平量化的軟判決方式,對(duì)歐氏距離的計(jì)算方法進(jìn)行了簡(jiǎn)化,以便于用硬件電路方式實(shí)現(xiàn)。 2.對(duì)ACS運(yùn)算單元采用了“串-并”結(jié)合的運(yùn)算方式,和全并行的設(shè)計(jì)相比,在滿足譯碼速度的同時(shí),節(jié)約了芯片資源。本文中提出了一種路徑度量值存儲(chǔ)器的組織方式,簡(jiǎn)化了控制模塊的邏輯電路,優(yōu)化了系統(tǒng)的時(shí)序。 3.
3、在幸存路徑的選擇輸出上采用了回溯譯碼方法,與傳統(tǒng)的寄存器交換法相比,減少了寄存器的使用,大大降低了功耗和設(shè)計(jì)的復(fù)雜度。 4.本文中設(shè)計(jì)了一個(gè)仿真平臺(tái),采用Modelsim仿真器對(duì)設(shè)計(jì)進(jìn)行了功能仿真,結(jié)果完全正確。同時(shí)提出了一種在被測(cè)設(shè)計(jì)內(nèi)部插入監(jiān)視器的調(diào)試方法,巧妙地利用了Matlab算法仿真程序的輸出結(jié)果,提高了追蹤錯(cuò)誤的效率。 5.該設(shè)計(jì)在Altera EP1C20 FPGA芯片上通過測(cè)試,最大運(yùn)行時(shí)鐘頻率110MH
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- 高速Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- UWB中Viterbi譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的Viterbi譯碼器實(shí)現(xiàn).pdf
- Viterbi譯碼器的FPGA設(shè)計(jì).pdf
- 全并行Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- 可配置的Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- 參數(shù)化Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- Viterbi譯碼器的FPGA實(shí)現(xiàn)技術(shù)研究.pdf
- 高密度光盤Viterbi譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 低功耗Viterbi譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 卷積碼Viterbi譯碼器的設(shè)計(jì)及其FPGA實(shí)現(xiàn).pdf
- 高效Viterbi譯碼器的結(jié)構(gòu)與實(shí)現(xiàn).pdf
- 無線光通信中Viterbi譯碼器FPGA設(shè)計(jì)實(shí)現(xiàn).pdf
- 基于SystemC的Viterbi譯碼器實(shí)現(xiàn).pdf
- VerlogHDL實(shí)現(xiàn)Viterbi譯碼器的研究.pdf
- 高速Viterbi譯碼器的研究與實(shí)現(xiàn).pdf
- Viterbi譯碼器的硬件設(shè)計(jì).pdf
- 高速VITERBI譯碼器的研究與設(shè)計(jì).pdf
- Viterbi譯碼器的低功耗設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論