基于ARM的JAVA卡SOC設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩51頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著智能卡地越來越“智能”,市場的需求量急劇上升,同時越來越多的智能卡新應(yīng)用也隨之誕生。但與智能卡需求量急劇上升所矛盾的是:智能卡編程的復(fù)雜性,不統(tǒng)一性將嚴(yán)重阻礙智能卡的發(fā)展。然而這一切將隨著“Writeonce,runanywhereonanythingsafely”的JAVA出現(xiàn)而改變。任何支持JAVA卡應(yīng)用編程接口規(guī)范的程序都可以在JAVA智能卡上運(yùn)行。同時由于性能優(yōu)異,目前基于ARM技術(shù)的處理器已經(jīng)占據(jù)了32位RISC芯片的75

2、%的市場份額。因此應(yīng)用先進(jìn)的SOC設(shè)計(jì)方法和理論,設(shè)計(jì)開發(fā)基于ARMCPU核的JAVA卡芯片成為一個迫切的要求。這篇論文介紹了我在這方面做的一些工作,討論了一個適合于JAVA卡應(yīng)用的芯片設(shè)計(jì)?! ∥覀儾捎密浻布f(xié)同設(shè)計(jì)的方法,在芯片開發(fā)前期,使用軟件環(huán)境,仿真JAVA應(yīng)用,確認(rèn)出芯片的硬件配置。并在電路設(shè)計(jì)完成后,使用FPGA平臺來運(yùn)行JAVA程序,再次確認(rèn)芯片定義。整個設(shè)計(jì)以從ARM公司購買的RTL級CPU代碼為核心,對芯片所需的相

3、關(guān)邏輯電路用Verilog語言進(jìn)行設(shè)計(jì),并調(diào)用了HHNEC和公司內(nèi)部的相關(guān)硬IP核,完成了整個芯片電路的設(shè)計(jì)。嚴(yán)格按照SPEC定義,系統(tǒng)設(shè)計(jì),各子模塊設(shè)計(jì)的流程,并編寫相應(yīng)的測試程序?qū)TL代碼進(jìn)行仿真。代碼完成后,先用FPGA實(shí)現(xiàn)與ARM硬件仿真器聯(lián)調(diào)的程序開發(fā)平臺,然后用綜合工具實(shí)現(xiàn)門級網(wǎng)表。經(jīng)布局布線后,對其進(jìn)行了形式驗(yàn)證,靜態(tài)時序分析,動態(tài)功能仿真。其中CPU網(wǎng)表得到了ARM公司的驗(yàn)證確認(rèn)。設(shè)計(jì)將在年底HHNEC流片?! ”疚?/p>

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論