版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、 隨著集成電路技術(shù)的快速發(fā)展,工藝特征尺寸不斷減小,產(chǎn)品的性能不斷提高,在單一芯片上實現(xiàn)全部系統(tǒng)功能的SoC設(shè)計技術(shù)也已經(jīng)逐漸走向成熟。通過仿真建模實現(xiàn)SoC設(shè)計和驗證是目前的主流方法,隨著SoC設(shè)計規(guī)模的增加,頂層建模與驗證問題日益成為設(shè)計者關(guān)注的焦點。本文研究了SoC頂層建模與驗證的方法以及相關(guān)配置環(huán)境的實現(xiàn)技術(shù),并對IP有限狀態(tài)機和SoC有限狀態(tài)機優(yōu)化驗證問題進行了分析討論,此外本文還研究了操作級驗證方法中功能覆蓋率的優(yōu)化問題。
2、 本論文首先對如何構(gòu)建多層次混合語言SoC建模和驗證平臺進行了討論,分析了新型建模和驗證語言SystemC的使用方法和特點,討論了其通道建模方法在SoC頂層建模和驗證方面的優(yōu)勢。本論文完成了多層次混合語言SoC平臺配置環(huán)境的構(gòu)建工作,討論了平臺環(huán)境的劃分方法及其實現(xiàn)過程。實際仿真結(jié)果說明SystemC語言作為一種新型硬件設(shè)計語言,在多層次混合語言SoC平臺中可以與其他硬件設(shè)計語言(HDL)混合使用,進而實現(xiàn)對系統(tǒng)的預(yù)設(shè)計和預(yù)驗證。
3、 本論文對有限狀態(tài)機驗證問題進行了研究。論文使用圖論方法首先分析了在IP有限狀態(tài)機對應(yīng)的有向圖中構(gòu)建Euler路徑的方法及其適用的情況,同時提出了一種使用數(shù)學(xué)規(guī)劃方法優(yōu)化解決該問題方法。該優(yōu)化方法針對初始結(jié)點是出度點的IP有限狀態(tài)機特點提出并且經(jīng)過了理論證明。同時對于IP有限狀態(tài)機驗證來說,該優(yōu)化方法簡單實用、易于實現(xiàn)?! ≡跇?gòu)建Euler路徑對IP有限狀態(tài)機優(yōu)化驗證問題討論的基礎(chǔ)上,本論文進一步研究了在有限狀態(tài)機中構(gòu)建Euler回
4、路的方法及其適用的情況。構(gòu)造Euler回路的方法適用于初始結(jié)點是入度點和平衡點的IP有限狀態(tài)機,同時該方法也解決了SoC有限狀態(tài)機優(yōu)化驗證問題。本論文提出了一種利用IP有限狀態(tài)機優(yōu)化驗證結(jié)果來對SoC有限狀態(tài)機進行優(yōu)化驗證的方法。該優(yōu)化方法可用于指導(dǎo)SoC設(shè)計過程中對IP有限狀態(tài)機和SoC有限狀態(tài)機的設(shè)計和驗證,同時也可以作為分析有限狀態(tài)機問題的EDA工具的一個組成部分?! ”菊撐淖詈笸ㄟ^研究操作級設(shè)計和驗證方法的技術(shù)特點,提出了一種
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 通用SOC驗證平臺的搭建與方法研究.pdf
- 基于FPGA的SOC和IPCore驗證平臺.pdf
- 基于UVM的片段處理單元驗證平臺與隨機化驗證方法.pdf
- SoC總線平臺的設(shè)計與驗證研究.pdf
- SoC可重用驗證平臺研究與開發(fā).pdf
- 基于UVM的層次化驗證平臺研究.pdf
- 多信道通信SoC驗證平臺設(shè)計.pdf
- SoC設(shè)計中的驗證方法研究.pdf
- 基于PowerPC的SoC驗證平臺開發(fā).pdf
- 多FPGA驗證平臺的SoC邏輯劃分方法及應(yīng)用.pdf
- 基于FPGA的SoC芯片驗證平臺設(shè)計.pdf
- 龍芯稅控SoC驗證與優(yōu)化.pdf
- 通用SOC虛擬原型驗證平臺研究與設(shè)計.pdf
- SOC芯片級快速驗證方法研究.pdf
- 安全協(xié)議形式化驗證方法的研究.pdf
- 基于SOC的PCL驗證和設(shè)計.pdf
- UVM驗證方法學(xué)在SSD主控SoC芯片驗證中的應(yīng)用.pdf
- 基于平臺的SoC集成驗證環(huán)境設(shè)計.pdf
- 基于ARM和DSP的SoC系統(tǒng)級驗證平臺研究與實現(xiàn).pdf
- 基于數(shù)字IP的SoC設(shè)計驗證方法研究.pdf
評論
0/150
提交評論